大學(xué)本科畢業(yè)論文(設(shè)計(jì))開(kāi)題報(bào)告
學(xué)院:信息科學(xué)與工程學(xué)院 專(zhuān)業(yè)班級(jí):09通信B
課題名稱(chēng) WCDMA抗衰落技術(shù)的FPGA實(shí)現(xiàn)
設(shè)計(jì)(
論文)類(lèi)型
(劃√) 工程設(shè)計(jì) 應(yīng)用研究 開(kāi)發(fā)研究 基礎(chǔ)研究 其它
√
1、本課題的的研究目的和意義:
目的:掌握基本通信原理;
了解移動(dòng)通信系統(tǒng)的基本架構(gòu);
重點(diǎn)掌握verilog HDL硬件描述語(yǔ)言; 掌握無(wú)線通信中數(shù)字信號(hào)處理基本原理;
最終需要運(yùn)用*illin* ISE仿真軟
……(新文秘網(wǎng)http://120pk.cn省略411字,正式會(huì)員可完整閱讀)……
。
3、 本課題的主要研究?jī)?nèi)容(提綱)和成果形式:
研究?jī)?nèi)容:WCDMA通信系統(tǒng)接收機(jī)處理關(guān)鍵技術(shù),包括分集、均衡和干擾抵消等技術(shù)。用verilog HDL語(yǔ)言編寫(xiě)這些技術(shù)的算法,然后用*illin* ISE進(jìn)行性能的仿真。
成果形式:用FPGA實(shí)現(xiàn)接收機(jī)抗衰落處理技術(shù),實(shí)現(xiàn)性能的仿真,以論文形式提交。
4、擬解決的關(guān)鍵問(wèn)題:
1、verilog HDL語(yǔ)言掌握不夠,難以實(shí)現(xiàn)性能的仿真。
2、對(duì)接收機(jī)關(guān)鍵處理技術(shù)理解不夠深入,比如分集接收和均衡技術(shù)的基本原理,以至于編寫(xiě)不出算法的代碼。
5、研究思路、方法和步驟:
研究思路和方法:通過(guò)借閱書(shū)籍,請(qǐng)教指導(dǎo)老師,了解WCDMA通信系統(tǒng)接收機(jī)的一些關(guān)鍵技術(shù),主要研究均衡技術(shù)和分集接收技術(shù)。
步驟:1、查閱書(shū)籍和文章,了解并掌握移動(dòng)通信的基本原理和技術(shù);
2、研究接收機(jī)處理關(guān)鍵技術(shù);
3、掌握verilog HDL語(yǔ)言,學(xué)會(huì)使用*illin* ISE;
4、編寫(xiě)語(yǔ)言,運(yùn)用*illin* ISE仿真軟件進(jìn)行算法調(diào)試和分析;
5、撰寫(xiě)論文;
6、本課題的進(jìn)度安排:
1月20日~3月10日,查閱書(shū)籍和文章,了解并掌握移動(dòng)通信的基本原理和技術(shù);重點(diǎn)研究本課題的接收機(jī)處理關(guān)鍵技術(shù);熟悉verilog FPGA的基本編程技巧;
3月11日~4月30日,運(yùn)用*illin* ISE仿真所研究的移動(dòng)通信技術(shù)的性能,將各種通信方案進(jìn)行對(duì)比分析,找出性能差異的原因;
5月1日~6月10日,撰寫(xiě)畢業(yè)論文,準(zhǔn)備答辯。
7、參考文獻(xiàn):
1. 無(wú)線通信的Matlab和FPGA實(shí)現(xiàn),西瑞克斯(北京)通信設(shè)備有限公司編,人民郵電出版社,2009
2. 無(wú)線通信FPGA設(shè)計(jì),田耘等著,電子工業(yè)出版社,2009
3. 移動(dòng)通信(第3版),郭梯云等. 西安電子科技大學(xué)出版社, 2005.
4. 現(xiàn)代無(wú)線通信,Simon Haykin等著,鄭寶玉譯,電子工業(yè)出版社,2006.
8、指導(dǎo)教師意 ……(未完,全文共1813字,當(dāng)前僅顯示1152字,請(qǐng)閱讀下面提示信息。
收藏《畢業(yè)論文開(kāi)題報(bào)告:WCDMA抗衰落技術(shù)的FPGA實(shí)現(xiàn)》)