畢業(yè)設計(論文)開題報告
本科 2007 級
信息科學與工程 學院 電子科學與技術 專業(yè)
設計(
論文)題目 chopper放大器電路及版圖設計
起訖日期 2011.01.20——2011.06.01
設計地點 實驗室
2011年 02月 18 日
一、選題的依據(jù)和意義
從上世紀70 年代起,斬波技術就被用于減小比較器中MOS 放大器失調電壓影響。一般而言,斬波運放是
……(新文秘網(wǎng)http://120pk.cn省略418字,正式會員可完整閱讀)……
。
自調零技術:先對失調電壓進行采樣和保持 ,在從信號中減去這部分失調電壓;相關雙采樣技術:自調零技術的一個特殊例子,它能實質性的減少低頻的 1/ f 噪聲,但是卻會增加放大器的熱噪聲,而且還會殘余下由于開關管的時鐘饋通效應所引入的失調電壓;
斬波技術:是通過把輸入信號和開關型方波信號耦合,再經(jīng)同步解調和低通濾波后得到非線性小的信號,它并沒有實質性的消除失調,而是調制到了高頻。在理想情況下,斬波穩(wěn)定運放應該能完全消除直流失調和低頻(主要是 1/ f )噪聲
三.論文的基本內(nèi)容,擬解決的主要問題
本課題設計一個應用在生物電信號的低噪聲Chopper放大器電路,并完成其版圖設計。主要任務是利用Candence仿真工具 對斬波運算放大器做了完整的設計,經(jīng)過理論分析,電路設計,電路仿真使其基本實現(xiàn)了預期所設定的運放指標,體現(xiàn)出了斬波運放的優(yōu)越所在。該運算放大器通過將低頻噪聲調制到高頻段,從而降低了電路的低頻噪聲。
本設計需要解決的問題:
1.掌握Chopper放大器的基本原理、模擬集成電路設計方法和版圖設計方法。
2.利用Candence仿真工具 對斬波運算放大器做了完整的設計.
3.進行版圖設計,并驗證。
四、論文計劃進度
2011-3-1---2011-3-31 查閱相關資料,掌握Chopper 放大器的電路基本原理;
2011-4-16---2011-4-31 熟悉candence工具,進行Chopper放大器的電路設計。
2011-5-1-2011-5-31 對Chopper放大器進行版圖設計,并進行DRC、LVS以及PE*驗證;整理畢業(yè)論文,準備答辯。
五、主要參考文獻
【1】 Ng K A ,Chan P K. A CMOS Analog Front2end IC for Port-able EEG/ ECG Monitoring Applications [J]. IEEE Transactions on Circuits and Systems I: Regular Papers ……(未完,全文共1848字,當前僅顯示1175字,請閱讀下面提示信息。
收藏《畢業(yè)論文開題報告:chopper放大器電路及版圖設計》)